Спецификация многопроцессорных систем компании IntelРефераты >> Программирование и компьютеры >> Спецификация многопроцессорных систем компании Intel
Унифицированные ОС нового поколения, называемые часто SMP-OS, эффективно поддерживают аппаратные платформы SMP-систем второго поколения. Последние характеризуются распределенными прерываниями, улучшенной организацией кэш-памяти, системных шин (типа Xpress фирмы Intel). Эти SMP-системы используют новый унифицированный набор БИС-кон-троллеров прерываний типа ASIC (Advanced Programmable Interrupt Controller) на процессорах Pentium 735/90 или Pentium 815/100. МР Spec V.1.1 устанавливает фактический промышленный стандарт на механизм поддержки распределенных прерываний в SMP-системах на базе наиболее совершенных процессоров Intel-архитектуры. Эти системы позволяют использовать все уже существующие программы для АТ-совместимых компьютеров, поддерживая одновременно создание микроядерных ОС нового поколения для многопроцессорных платформ.
Выводы
В целом, использование процессоров, ориентированных на однопроцессорную конфигурацию в многопроцессорных системах оправдано лишь в областях, требующих недорогих решений при умеренных требованиях к производительности. Однако в последнее время фирма Intel разрабатывает свои процессоры изначально с возможностью построения многопроцессорной конфигурации, но с ограниченным числом процессоров (от 2 до 8 штук в одной SMP-системе).
Можно указать, что последние процессоры (Pentium II,III) являют собой достаточную производительность для выполнения задач серверов баз данных, интернет‑серверов. Так же, развитие графической подсистемы современных Intel‑ориентированных компьютеров позволяет рассматривать такие мультипроцессорные SMP‑системы как реальную альтернативу дорогим графическим станциям типа SGI Onyx, O2.
Итак, реализация данной спецификации на сегодняшнем этапе уже позволила снизить общую стоимость SMP‑систем до 2-4 тысяч долларов по сравнению с 6-20 тысячами в 1994-97 годах.
Список литературы
1. Журналы “Открытые Системы”, 1996-1997,№3,4 за 1998.
2. Перевод: Дийкстра Э. Взаимодействие последовательных процессов. [Dijkstra E. W., Co-operating Sequential Processes, Programming Languages: NATO advanced study institute, Genuys F., ed Academic Press, London, 1968.]
3. 8-Bit Parallel Central Processor Unit, MCS-8 User's Manual, Intel Corp., Santa Clara, CA. March 1973.
4. Ashenhurst R. L., Vonderohe R. H., A Hierarchical Network, Datamation (February 1975).
5. Brillouin L., Science and Information Theory, Academic Press, New York, N.Y., 1962.
6. Carr W.N., Mize J. P., MOS/LSI Design and Application, Texas Instruments Electronic Series, McGraw-Hill, New York, N.Y., 1972.
7. Chu Y., ed., High-Level Language Computer Architecture, Academic Press, New York, N.Y., 1975.
8. Dahl O.J., Dijkstra E. W., Hoare C.A.R., Structured Programming, Academic Press, London, 1972.
9. Frost D., Designing for Generality, Datamation (December 1974).
10. Gilbert P., Chandler W.J., Interface Between Communicating Parallel Processes, Communications of the ACM, 15, 6 (June 1972).
11. Gries D., Compiler Construction for Digital Computers, Wiley, New York, N.Y., 1971.